模擬邏輯分析儀是數字設計驗證與調試過程中*出色的工具,它能夠檢驗數字電路是否正常工作,并幫助用戶查找并排除故障。它每次可捕獲并顯示多個信號,分析這些信號的時間關系和邏輯關系;對于調試難以捕獲的、間斷性故障,某些邏輯分析儀可以檢測低頻瞬態干擾,以及是否違反建立、保持時間。
在軟硬件系統集成中,邏輯分析儀可以跟蹤嵌入軟件的執行情況,并分析程序執行的效率,便于系統之后的優化。另外,某些邏輯分析儀可將源代碼與設計中的特定硬件活動相互關聯??蓪⒃创a與設計中的特定硬件活動相互關聯。
當您需要完成下列工作時,請使用邏輯分析儀:調試并檢驗數字系統的運行;同時跟蹤并使多個數字信號相關聯;檢驗并分析總線中違反時限的操作以及瞬變狀態;跟蹤嵌入軟件的執行情況。
在使用模擬邏輯分析儀測試中,首先選擇合適的邏輯探頭與被測系統(DUT) 相連,探頭利用內部比較器將輸入電壓與門限電壓相比較,確定信號的邏輯狀態(1或0)。門限值由用戶設定,范圍由邏輯分析儀本身決定,常用的邏輯電平為TTL電平、CMOS 電平、ECL 電平等等。
在邏輯分析儀與被測系統連接好之后,需要設置時鐘模式與觸發條件。邏輯分析儀的數據捕獲方式不同于示波器,它有兩種捕獲方式,分別是異步捕獲,獲取信號的時間信息和同步捕獲,用于獲取被測系統的狀態信息。其中異步分析更類似于示波器的數據捕獲方式。
選擇模擬邏輯分析儀時,通道數和存儲深度是非常重要的指標,為了決定邏輯分析儀的通道數和存儲深度,首先確定要對多少信號進行捕獲與分析邏輯分析儀的通道數應與需捕獲的信號數相對應。數字系統總線具有各自不同的寬度,通道數一般為總線寬度的3-4 倍(數據線+地址線+控制線+時鐘)。